您现在的位置:首页 >> 通信 >> 内容

基于FPGA的8PSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可

时间:2025/2/26 22:15:42 点击:

  核心提示:0sj2_064m,包括程序操作录像+参考文献...

1.完整项目描述和程序获取

>面包多安全交易平台:https://mbd.pub/o/bread/aJWVlp5q

>如果链接失效,可以直接打开本站店铺搜索相关店铺:

点击店铺

>如果链接失效,程序调试报错或者项目合作可以加微信或者QQ联系。

2.部分仿真图预览


3.算法概述

       8PSK调制是一种相位调制方式,其基本原理是通过改变载波的相位来传递信息。在8PSK中,一个符号周期内的相位变化有8种可能的状态,分别对应3个比特的信息。因此,8PSK调制可以看作是一种将3个比特映射到一个符号的映射方式。

4.部分源码

`timescale 1ns / 1ps

//

// Company: 

// Engineer: 

// 

// Create Date: 2024/08/05 03:30:02

// Design Name: 

// Module Name: TOPS_8PSK

// Project Name: 

// Target Devices: 

// Tool Versions: 

// Description: 

// 

// Dependencies: 

// 

// Revision:

// Revision 0.01 - File Created

// Additional Comments:

// 

//

 

 

module TOPS_8PSK(

input i_clk,

input i_rst,

input signed[7:0]i_SNR,

input[1:0]i_en,

input i_dat,

output [2:0]o_ISET,

output  signed[15:0]o_I8psk,

output  signed[15:0]o_Q8psk,

output signed[15:0]o_Ifir_T,

output signed[15:0]o_Qfir_T,

output signed[31:0]o_mod_T,

output signed[15:0]o_Nmod_T,

 

 

output  signed[31:0]o_modc_R,

output  signed[31:0]o_mods_R,

output signed[31:0]o_Ifir_R,

output signed[31:0]o_Qfir_R,

output  [2:0]o_wbits,

output       o_bits,

output [1:0]o_bits_head,

output [7:0]o_peak,

output  o_en_data,

output  o_en_pn,

output  o_frame_start,

output signed[31:0]o_error_num,

output signed[31:0]o_total_num  

);

    

    

reg[9:0]cnt;

always @(posedge i_clk or posedge i_rst)

begin

     if(i_rst)

     begin

     cnt <= 10'd0;

     end

else begin

       if(cnt == 79)

       cnt <= 10'd0;

       else

       cnt <=  cnt+10'd1;

     end

end 

reg dat_clk;

always @(posedge i_clk or posedge i_rst)

begin

     if(i_rst)

     begin

     dat_clk <= 1'd0;

     end

else begin

       if(cnt == 39)

       dat_clk <= 1'd1;

       else

       dat_clk <= 1'd0;

     end

end    

    

    

    

    

    

T8PSK T8PSKU(

.i_clk  (dat_clk),

.i_clksample(i_clk),

.i_rst  (i_rst),

.i_en   (i_en),

.i_dat  (i_dat),

.o_ISET (o_ISET),

.o_clk_3div(),

.o_I8psk(o_I8psk),

.o_Q8psk(o_Q8psk),

.o_Ifir (o_Ifir_T),

.o_Qfir (o_Qfir_T),

.o_cos  (),

.o_sin  (),

.o_modc (),

.o_mods (),

.o_mod  (o_mod_T)

);

 

//加入信道

awgns awgns_u(

    .i_clk(i_clk), 

    .i_rst(i_rst), 

    .i_SNR(i_SNR), //这个地方可以设置信噪比,数值大小从-10~50,

    .i_din(o_mod_T[28:13]), 

    .o_noise(),

    .o_dout(o_Nmod_T)

    );  

 

 

//8PSK解调

R8PSK R8SKU(

.i_clk  (dat_clk),

.i_clksample(i_clk),

.i_rst  (i_rst),

.o_clk_3div(),

.i_med  (o_Nmod_T),

.o_cos  (),

.o_sin  (),

.o_modc (o_modc_R),

.o_mods (o_mods_R),

.o_Ifir (o_Ifir_R),

.o_Qfir (o_Qfir_R),

.o_wbits(o_wbits),

.o_bits (o_bits),

 

 

.o_bits_head(o_bits_head),

.o_peak(o_peak),

.o_en_data(o_en_data),

.o_en_pn(o_en_pn),

.o_frame_start(o_frame_start)

 

 

);

    

    

Error_Chech Error_Chech_u1(

    .i_clk(dat_clk), 

    .i_rst(i_rst), 

    .i_trans({~i_dat,1'b1}), 

    .i_en_data(o_en_data),

    .i_rec({~o_bits,1'b1}), 

    .o_error_num(o_error_num), 

    .o_total_num(o_total_num)

    );   

endmodule

0sj2_064m

---

作者:我爱C编程 来源:我爱C编程
本站最新成功开发工程项目案例
相关文章
相关评论
发表我的评论
  • 大名:
  • 内容:
本类固顶
  • 没有
  • FPGA/MATLAB商业/科研类项目合作(www.store718.com) © 2025 版权所有 All Rights Reserved.
  • Email:1480526168@qq.com 站长QQ: 1480526168